поръчка_бг

продукти

DS90UB914ATRHSRQ1 Оригинален чисто нов QFN DS90UB914ATRHSRQ1 с търговец ПРЕ-ПОТВЪРЖДАВАНЕ НА Оферти

Кратко описание:

Устройството DS90UB914A-Q1 предлага интерфейс FPD-Link III с високоскоростен преден канал и двупосочен контролен канал за предаване на данни по един коаксиален кабел или диференциална двойка.Устройството DS90UB914A-Q1 включва диференциално сигнализиране както на високоскоростния препратен канал, така и на двупосочния контролен канал за данни.Десериализаторът е предназначен за връзки между изображения и видео процесори в ECU (електронен контролен блок).Това устройство е идеално подходящо за управление на видео данни, изискващи до 12-битова пикселна дълбочина плюс два сигнала за синхронизация заедно с двупосочна шина за контролен канал.


Подробности за продукта

Продуктови етикети

Атрибути на продукта

ТИП ОПИСАНИЕ ИЗБЕРЕТЕ
Категория Интегрални схеми (ИС)

Интерфейс

Сериализатори, десериализатори

 

 

 

произв Texas Instruments  
Серия Автомобили, AEC-Q100  
Пакет Лента и макара (TR)

Рязане на лента (CT)

Digi-Reel®

 

 

 

Състояние на продукта Активен  
функция Десериализатор  
Скорост на данните 1,4 Gbps  
Тип вход FPD-Link III, LVDS  
Тип изход LVCMOS  
Брой входове 1  
Брой изходи 12  
Напрежение - Захранване 1.71V ~ 3.6V  
Работна температура -40°C ~ 105°C (TA)  
Тип монтаж Повърхностен монтаж  
Опаковка / Калъф 48-WFQFN открита подложка  
Пакет устройства на доставчика 48-WQFN (7x7)  
Основен номер на продукта DS90UB914  
SPQ 1000 БР  

 

Сериализатор/десериализатор (SerDes) е двойка функционални блокове, които обикновено се използват във високоскоростни комуникации за компенсиране на ограничения вход/изход.Тези блокове преобразуват данни между серийни данни и паралелни интерфейси във всяка посока.Терминът "SerDes" общо се отнася до интерфейси, използвани в различни технологии и приложения.Основната употреба на SerDes е да осигури предаване на данни през една линия или aдиференциална двойказа да се сведе до минимум броят на I/O пинове и връзки.

 

Основната функция SerDes се състои от два функционални блока: блок Parallel In Serial Out (PISO) (известен още като паралелен към сериен преобразувател) и блок Serial In Parallel Out (SIPO) (известен още като преобразувател сериен към паралелен).Има 4 различни SerDes архитектури: (1) Паралелен часовник SerDes, (2) Вграден часовник SerDes, (3) 8b/10b SerDes, (4) Bit Interleaved SerDes.

Блокът PISO (паралелен вход, сериен изход) обикновено има вход за паралелен часовник, набор от линии за въвеждане на данни и ключалки за входни данни.Може да използва вътрешен или външенфазово заключена верига (PLL)за умножаване на входящия паралелен часовник до серийната честота.Най-простата форма на PISO е единичнасмяна регистъркойто получава паралелните данни веднъж на паралелен часовник и ги измества с по-високата серийна тактова честота.Реализациите могат също да използват aдвойно буфериранрегистрирайте се, за да избегнетеметастабилностпри прехвърляне на данни между часовникови домейни.

Блокът SIPO (сериен вход, паралелен изход) обикновено има изходен часовник за получаване, набор от линии за изход на данни и ключалки за изходни данни.Часовникът за получаване може да е възстановен от данните от серийния номервъзстановяване на часовникатехника.Въпреки това, SerDes, които не предават часовник, използват референтен часовник, за да заключат PLL към правилната Tx честота, като избягват нискитехармонични честотиприсъства впоток от данни.След това блокът SIPO разделя входящия часовник до паралелната скорост.Реализациите обикновено имат два регистъра, свързани като двоен буфер.Единият регистър се използва за часовник в серийния поток, а другият се използва за задържане на данните за по-бавната, паралелна страна.

Някои типове SerDes включват блокове за кодиране/декодиране.Целта на това кодиране/декодиране обикновено е да постави поне статистически граници на скоростта на преходите на сигнала, за да позволи по-лесновъзстановяване на часовникав приемника, за предоставянерамкиране, и да предоставятDC баланс.

Характеристики за DS90UB914A-Q1

  • Квалифициран за автомобилни приложения AEC-Q10025-MHz до 100-MHz поддръжка на входен пикселен часовник
    • Температурен клас на устройството 2: –40 ℃ до +105 ℃ диапазон на работната температура на околната среда
    • Ниво на класификация на устройството HBM ESD ±8kV
    • Ниво на класификация на CDM ESD C6
  • Програмируем полезен товар от данни: Непрекъснат двупосочен контролен интерфейсен канал с ниска латентност с поддръжка на I2C при 400-kHz
    • 10-битов полезен товар до 100-MHz
    • 12-битов полезен товар до 75-MHz
  • 2:1 мултиплексор за избор между две входни изображения
  • Възможност за приемане на над 15-m коаксиални или 20-m екранирани кабели с усукана двойка
  • Здрава работа по захранване през коаксиален (PoC).
  • Еквалайзерът за получаване автоматично се адаптира към промените в загубата на кабел
  • LOCK изходен щифт за отчитане и функция за диагностика @SPEED BIST за проверка на целостта на връзката
  • Единично захранване при 1,8-V
  • Съвместим с ISO 10605 и IEC 61000-4-2 ESD
  • Намаляване на EMI/EMC с програмируем разширен спектър (SSCG) и разпределени изходи на приемника

Описание за DS90UB914A-Q1

Устройството DS90UB914A-Q1 предлага интерфейс FPD-Link III с високоскоростен преден канал и двупосочен контролен канал за предаване на данни по един коаксиален кабел или диференциална двойка.Устройството DS90UB914A-Q1 включва диференциално сигнализиране както на високоскоростния препратен канал, така и на двупосочния контролен канал за данни.Десериализаторът е предназначен за връзки между изображения и видео процесори в ECU (електронен контролен блок).Това устройство е идеално подходящо за управление на видео данни, изискващи до 12-битова пикселна дълбочина плюс два сигнала за синхронизация заедно с двупосочна шина за контролен канал.

Десериализаторът разполага с мултиплексор, който позволява избор между две входни устройства за изображения, един активен в даден момент.Основният видео транспорт преобразува 10-битови или 12-битови данни в единичен високоскоростен сериен поток, заедно с отделен транспорт на двупосочен контролен канал с ниска латентност, който приема контролна информация от I2C порт и е независим от периода на заглушаване на видеото.

Използването на вградената часовникова технология на TI позволява прозрачна пълнодуплексна комуникация през единична диференциална двойка, пренасяща информация за асиметричен двупосочен контролен канал.Този единичен сериен поток опростява прехвърлянето на широка шина за данни през печатни платки и кабел, като елиминира проблемите с изкривяването между паралелни данни и пътеки на часовника.Това значително спестява системни разходи чрез стесняване на пътищата за данни, което на свой ред намалява слоевете на печатни платки, ширината на кабела и размера на конектора и щифтовете.В допълнение, входовете на Deserializer осигуряват адаптивно изравняване, за да компенсират загубите от медиите на по-големи разстояния.Вътрешното DC-балансирано кодиране/декодиране се използва за поддържане на AC-свързани връзки.


  • Предишен:
  • Следващия:

  • Напишете вашето съобщение тук и ни го изпратете