поръчка_бг

продукти

Нови оригинални XQR17V16CC44V Spot Stock FPGA Field Programmable Gate Array Logic Ic Chip Integrated Circuits

Кратко описание:


Подробности за продукта

Продуктови етикети

Спецификации  
Категория на паметта БАЛ
Плътност 16777 kbit
Брой думи 2000 к
Бита на дума 8 бита
Тип опаковка КЕРАМИКА, LCC-44
Карфици 44
Логическо семейство CMOS
Захранващо напрежение 3,3 V
Работна температура -55 до 125 C (-67 до 257 F)

Xilinx представя серията QPro™ XQR17V16 с висока плътност, устойчиви на радиация QML конфигурация PROM, които осигуряват лесен за използване, рентабилен метод за съхраняване на големи потоци от битове за конфигурация на Xilinx FPGA.XQR17V16CC44V е 3,3 V устройство с капацитет за съхранение от 16 Mb и може да работи или в сериен, или в байтов режим.за опростена блокова схема на архитектурата на устройството XQR17V16.

Когато FPGA е в режим Master Serial, той генерира конфигурационен часовник, който управлява PROM.Кратко време за достъп след нарастващия фронт на часовника се появяват данни на изходния щифт PROM DATA, който е свързан към пин FPGA DIN.FPGA генерира подходящия брой тактови импулси, за да завърши конфигурацията.Веднъж конфигуриран, той деактивира PROM.Когато FPGA е в подчинен сериен режим, PROM и FPGA трябва да бъдат синхронизирани от входящ сигнал.

Когато FPGA е в режим Master SelectMAP, той генерира конфигурационния часовник, който управлява PROM и FPGA.След нарастващия ръб на CCLK данните са налични на щифтовете DATA (D0-D7) на PROMs.Данните ще бъдат записани в FPGA на следващия нарастващ фронт на CCLK.Когато FPGA е в режим Slave SelectMAP, PROM и FPGA трябва да бъдат синхронизирани от входящ сигнал.Свободен осцилатор може да се използва за задвижване на CCLK.Множество устройства могат да бъдат свързани чрез използване на изхода на CEO за управление на CE входа на следното устройство.Входовете на часовника и изходите DATA на всички PROM в тази верига са свързани помежду си.Всички устройства са съвместими и могат да бъдат каскадно свързани с други членове на семейството.За програмиране на устройства софтуерът Xilinx ISE Foundation или ISE WebPACK компилира файла с дизайна на FPGA в стандартен шестнадесетичен формат, който след това се прехвърля на повечето комерсиални програмисти на PROM.

Характеристика
• Latch-Up Имунитет към LET >120 MeV/cm2/mg
• Гарантиран TID от 50 kRad(Si) по спецификация 1019.5
• Изработен върху епитаксиален субстрат
• 16Mbit капацитет за съхранение
• Гарантирана работа в целия военен температурен диапазон: –55°C до +125°C
• Еднократно програмируема (OTP) памет само за четене, предназначена да съхранява конфигурационни битови потоци на Xilinx FPGA устройства
• Двойни режими на конфигурация
♦ Серийна конфигурация (до 33 Mb/s)
♦ Паралелен (до 264 Mb/s при 33 MHz)
• Опростен интерфейс към Xilinx QPro FPGA
• Възможност за каскадиране за съхраняване на по-дълги или множество потоци от битове
• Програмируема полярност за нулиране (активен висок или активен нисък) за съвместимост с различни FPGA решения
• CMOS процес с плаващ гейт с ниска мощност
• 3.3V захранващо напрежение
• Предлага се в керамични опаковки CK44 (1)
• Програмна поддръжка от водещи производители на програмисти
• Поддръжка на проектиране с помощта на софтуерните пакети ISE Foundation или ISE WebPACK
• Гарантирано 20-годишно запазване на данните
Програмиране
Устройствата могат да бъдат програмирани на програмисти, доставени от Xilinx или квалифицирани доставчици на трети страни.Потребителят трябва да се увери, че се използват подходящият алгоритъм за програмиране и най-новата версия на софтуера на програмиста.Грешният избор може да повреди трайно устройството.
Описание
• Latch-Up Имунитет към LET >120 MeV/cm2/mg
• Гарантиран TID от 50 kRad(Si) по спецификация 1019.5
• Изработен върху епитаксиален субстрат
• 16Mbit капацитет за съхранение
• Гарантирана работа в целия военен температурен диапазон: –55°C до +125°C
• Еднократно програмируема (OTP) памет само за четене, предназначена да съхранява конфигурационни битови потоци на Xilinx FPGA устройства
• Двойни режими на конфигурация
♦ Серийна конфигурация (до 33 Mb/s)
♦ Паралелен (до 264 Mb/s при 33 MHz)
• Опростен интерфейс към Xilinx QPro FPGA
• Възможност за каскадиране за съхраняване на по-дълги или множество потоци от битове
• Програмируем поляритет за нулиране (активен висок или активен
Ниска) за съвместимост с различни FPGA решения
• CMOS процес с плаващ гейт с ниска мощност
• 3.3V захранващо напрежение
• Предлага се в керамични опаковки CK44 (1)
• Програмна поддръжка от водещ програмист
производители
• Подкрепа за проектиране с помощта на ISE Foundation или ISE
Софтуерни пакети WebPACK
• Гарантирано 20-годишно запазване на данните


  • Предишен:
  • Следващия:

  • Напишете вашето съобщение тук и ни го изпратете