LCMXO2-256HC-4TG100C Оригинален и нов с конкурентна цена на склад Доставчик на IC
Атрибути на продукта
Pbfree код | да |
RoHS код | да |
Код на жизнения цикъл на част | Активен |
Ihs Производител | LATTICE SEMICONDUCTOR CORP |
Код на частния пакет | QFP |
Описание на пакета | LFQFP, |
Пинов брой | 100 |
Reach Compliance Code | съвместим |
ECCN код | EAR99 |
HTS код | 8542.39.00.01 |
Производител Samacsys | Решетъчен полупроводник |
Допълнителна функция | РАБОТИ СЪЩО ПРИ 3,3 V НОМИНАЛНО ЗАХРАНВАНЕ |
Код JESD-30 | S-PQFP-G100 |
Код JESD-609 | e3 |
Дължина | 14 мм |
Ниво на чувствителност към влага | 3 |
Брой специални входове | |
Брой I/O линии | |
Брой входове | 55 |
Брой изходи | 55 |
Брой терминали | 100 |
Работна температура-макс | 85 °C |
Работна температура-мин | |
Организация | 0 СПЕЦИАЛНИ ВХОДА, 0 I/O |
Изходна функция | СМЕСЕНИ |
Материал на тялото на опаковката | ПЛАСТМАСА/ЕПОКСИД |
Код на пакета | LFQFP |
Код за еквивалентност на пакета | TQFP100,.63SQ |
Форма на опаковката | КВАДРАТ |
Стил на опаковката | FLATPACK, НИСЪК ПРОФИЛ, ФИНА СТЪПКА |
Метод на опаковане | ТАВА |
Пикова температура на препълване (Cel) | 260 |
Захранващи устройства | 2,5/3,3 V |
Тип програмируема логика | FLASH PLD |
Забавяне на разпространението | 7.36 ns |
Статус на квалификация | Не квалифициран |
Височина в седнало положение-макс | 1,6 мм |
Захранващо напрежение-макс | 3,462 V |
Захранващо напрежение-мин | 2,375 V |
Захранващо напрежение - ном | 2,5 V |
Повърхностен монтаж | ДА |
Температурен клас | ДРУГИ |
Край на терминала | Матиран калай (Sn) |
Терминална форма | КРИЛО НА ЧАЙКА |
Терминална стъпка | 0,5 мм |
Терминална позиция | КВАДРАТ |
Време при пикова температура на препълване - макс. (s) | 30 |
ширина | 14 мм |
представяне на продукт
Комплексното програмируемо логическо устройство (CPLD) е специфична за приложението интегрална схема (ASIC) в интегралната схема LSI (Large Scale Integrated Circuit).Подходящ е за проектиране на цифрови системи с интензивно управление и управлението на забавянето е удобно.CPLD е едно от най-бързо развиващите се устройства в интегралните схеми.
Компоненти на CPLD
CPLD е сложно програмируемо логическо устройство с голям мащаб и сложна структура, което принадлежи към диапазона на широкомащабнитеинтегрални схеми.
CPLD има пет основни части: блок на логически масив, макро единица, удължен срок на продукта, програмируем кабелен масив и I/O контролен блок.
1. Логически масивен блок (LAB)
Един блок с логически масив се състои от масив от 16 макро клетки, а множество LABS са свързани заедно чрез програмируем масив (PIA) и глобална шина
2. Макро единица
Макро единицата в серията MAX7000 се състои от три функционални блока: логическа матрица, матрица за избор на продукт и програмируем регистър.
3. Удължен срок на продукта
Един член на продукта от всяка макро клетка може да бъде обратно изпратен обратно към логическия масив.
4. Програмируем кабелен масив PIA
Всеки LAB може да бъде свързан, за да формира необходимата логика чрез програмируем кабелен масив.Тази глобална шина е програмируем канал, който може да свърже всеки източник на сигнал в устройството с неговата дестинация.
5. I/O контролен блок
I/O контролният блок позволява всеки I/O щифт да бъде индивидуално конфигуриран за вход/изход и двупосочна работа.
Сравнение на CPLD и FPGA
Въпреки че и дветеFPGAиCPLDса програмируеми ASIC устройства и имат много общи характеристики, поради разликите в структурата на CPLD и FPGA, те имат свои собствени характеристики:
1.CPLD е по-подходящ за завършване на различни алгоритми и комбинаторна логика, а FP GA е по-подходящ за завършване на последователна логика.С други думи, FPGA е по-подходящ за структура, богата на тригер, докато CPLD е по-подходящ за структура, ограничена на тригер и богата на продукт.
2. Непрекъснатата маршрутизираща структура на CPLD определя, че неговото времево забавяне е еднакво и предвидимо, докато сегментираната маршрутизираща структура на FPGA определя неговата непредвидимост на забавянето.
3.FPGA има повече гъвкавост от CPLD в програмирането.CPLD се програмира чрез модифициране на логическата функция с фиксирана верига за вътрешна връзка, докато FPGA се програмира чрез промяна на окабеляването на вътрешната връзка.FP GA може да се програмира под логическа врата, докато CPLD се програмира под логически блок.
4. Интеграцията на FPGA е по-висока от тази на CPLD и има по-сложна структура на окабеляване и логическо изпълнение.
5.CPLD е по-удобен за използване от FPGA.CPLD програмиране чрез E2PROM или FASTFLASH технология, без външен чип памет, лесен за използване.Програмната информация на FPGA обаче трябва да се съхранява във външна памет и методът на използване е сложен.
6. CPLDS са по-бързи от FPgas и имат по-голяма предвидимост на времето.Това е така, защото FPGas са програмиране на ниво порта и разпределените взаимовръзки са приети между CLBS, докато CPLDS са програмиране на ниво логически блок и взаимовръзките между техните логически блокове са групирани.
7.По отношение на начина на програмиране, CPLD се основава главно на програмиране на E2PROM или FLASH памет, времена за програмиране до 10 000 пъти, предимството е, че при изключване на системата информацията за програмиране не се губи.CPLD може да бъде разделен на две категории: програмиране на програмиста и програмиране на системата.По-голямата част от FPGA се основава на програмиране на SRAM, информацията за програмиране се губи, когато системата се изключи, а данните за програмиране трябва да се записват обратно в SRAM извън устройството всеки път, когато то се включва.Предимството му е, че може да се програмира по всяко време и да се програмира бързо в работата, за да се постигне динамична конфигурация на ниво платка и ниво система.
8. Поверителността на CPLD е добра, поверителността на FPGA е лоша.
9. Като цяло консумацията на енергия на CPLD е по-голяма от тази на FPGA и колкото по-висока е степента на интеграция, толкова по-очевидна е.