AM1808EZWT3 Оригинален и нов с конкурентна цена на склад Доставчик на IC
Атрибути на продукта
ТИП | ИЛЮСТРИРАЙТЕ | ИЗБИРАМ |
категория | Интегрални схеми (ИС) |
|
производител | Texas Instruments |
|
серия | Ситара™ |
|
обвивам | тава |
|
Състояние на продукта | Активен |
|
Основен процесор | ARM926EJ-S |
|
Брой ядра/ширина на шината | 1 I-ядрен, 32-битов |
|
скорост | 375MHz |
|
Вторичен процесор/DSP | Системен контрол;CP15 |
|
RAM контролер | LPDDR、DDR2 |
|
Графично ускорение | не |
|
Контролери за дисплей и интерфейс | LCD |
|
Ethernet | 10/100 Mbps (1) |
|
ЧАСА | SATA 3Gbps (1) |
|
USB | USB 1.1 + PHY (1)、USB 2.0 + PHY (1) |
|
Напрежение - I/O | 1.8V, 3.3V |
|
Работна температура | 0°C ~ 90°C(TJ) |
|
Функции за сигурност | - |
|
Тип инсталация | Тип повърхностно лепило |
|
Пакет/Корпус | 361-LFBGA |
|
Инкапсулиране на компонент на доставчика | 361-NFBGA (16x16) |
|
Допълнителен интерфейс | I²C、McASP、McBSP、SPI、MMC/SD、UART |
|
Основен номер на продукта | AM1808 |
Тип интегрална схема
16-битовият микропроцесор може да бъде разделен на две части, едната част е изпълнителната единица (EU), която е частта, която изпълнява инструкции;другата част е модулът за интерфейс на шината (BIU), който е свързан към шината 8086 и изпълнява операцията по извличане на инструкции от паметта.След като микропроцесорът е разделен на EU и BIU, операциите по извличане на инструкции и изпълнение на инструкции могат да се припокриват.Частта EU има регистърен файл, който се състои от 8 16-битови регистъра, които могат да се използват за съхраняване на данни, индекс и указател на стека, логическа единица за аритметични операции (ALU) за извършване на аритметични операции и логически операции и регистри за флагове за съхранение условията на резултатите от тези операции.Тези модули в изпълнителния блок прехвърлят данни през шината за данни.Модулът за интерфейс на шината също има регистърен файл, където CS, DS, SS и ES са сегментни регистри за сегментиране на пространството на паметта.IP е указателят на инструкцията.Вътрешният комуникационен регистър е и регистър за временно съхраняване на данни.Командната опашка е за съхраняване на предварително извлечения команден поток.Интерфейсната част на шината също има адресен суматор, който добавя стойността на сегментния регистър и стойността на отместването, за да се получи 20-битов физически адрес.Данните и адресите са свързани с външната системна шина 8086 чрез логиката за управление на шината.8086 има 16-битова шина за данни.Когато процесорът и външният чип предават данни, 16-битово двоично число се предава в един клас.8086 има първична тръбопроводна структура, която може да реализира припокриването на операции на чип и операции извън чип.